Новости SOC от Dacafe (http://www.dacafe.com), Июнь 2001 года =================================================================== 1 июня sci-worx лицензирует IP-компоненты фирме Toshiba 1 июня Cadence укрепляет лидерство в обработке сигналов 1 июня Texas Instruments выбрала VHDL-симулятор Scirocco (Synopsis) для симуляции DSP-проектов на компьютерных фермах 1 июня SANYO лицензировала микропроцессорное ядро ARM926EJ-S 1 июня Actel объявила о поддержке устройств ProASIC фирмой Synopsys 1 июня picoTurbo выпускает набор периферийных устройств на основе шины AMBA для SOC платформы picoPACK 1 июня picoTurbo и Fujitsu Siemens Computers объявили о партнерстве 4 июня Cadence выпустила новую версию VHDL/Verilog-симулятора 4 июня Silicon Perspective Corporation портирует в Linux свои инструментальные средства 4 июня Verisity получила 3 патента на автоматизацию функциональной верфикации 4 июня Zucotto Wireless будет разрабатывать свои процессоры Xpresso 100 и Xpresso 120, ориентированные на java- технологии, с помощью UMC 4 июня TransEDA покажет свои инструменты для верификакции на DAC 4 июня AMCC выпускает микросхему Mekong для оптических сетей 4 июня Synplicity объявляет новое ПО для синтеза Synplify ASIC SW 4 июня iBiquity Digital приобрела эмулятор VStation-5M у IKOS 4 июня Многие электронные компании используют технологию RCC (ReConfigurable Computing) фирмы Axis Systems 4 июня CoWare и Willamette HDL - партнеры на год 4 июня Aldec встроила SWIFT интерфейс в Active HDL 4 июня Bravara выбрала средства проектирования и верификации от Forte Design Systems 5 июня IKOS объявила VHDL для своих эмуляторов VStation 5 июня LSI Logic лицензировала синтезируемое ядро ARM926EJ-S 6 июня IKOS аннонсировала HDL Link для эмуляторов VStation 6 июня Zeevo демонстрирует SOC TC2000, реализующую BlueTooth 1.1. на базе ARM7TDMI 7 июня Novas и Denali объединили усилия для ускорения отладки 11 июня Hynix Semiconductor лицензировала процессоры picoTurbo 11 июня Forte Design Systems создает среду анализа результатов моделирования, независимую от языка верификации 11 июня Mentor Graphics распространяет коверификационную модель новой архитектуры MIPS32 4KE для пакета Seamless CVE. 11 июня Quickturn и Spirent Communications разрабатывают уникальные средства верификации для сетевых компонент 11 июня Verisity и Tenesix распространяют компоненты верификации на языке e для DS3 и SPI-3 11 июня Co-Design Automation распространяет алгоритм автоматизации верификации SUPERLOG внутри системного симулятора 11 июня Verplex передала Accelera библиотеку OVL (Open Verification Language) 11 июня XTensa IV - новый процессор от Tensilica - оптимизирован для мультипроцессорных применений на SOC. 11 июня MIPS Technologies выпускает новое семейство синтезируемых 32-битных процессоров - MIPS32 4KE 11 июня Axis Systems аннонсирует новое семейство Xpert для коверификации программного и аппаратного обеспечения 11 июня IKOS Systems сформировала программу iPARTNER для решения проблемы растущей сложности верификации проектов 11 июня LSI Logic встроила программируемость в SOC-системы 11 июня STmicroelectronics выбрала Specman Elite (Verisity) для функциональной верификации 12 июня EDA Consortium объдиняет усилия с JEITA для поддержки ежегодной японской выставки/конференции EDS (Electronic Design and Solution) 13 июня Toshiba будет использовать ModelSim от Model Technology 13 июня Transmeta продолжит использовать VERA от Synopsis для верификации новыъ семейств своих микропроцессоров Crusoe 13 июня Cadence аннонсировала полное повторно-используемое решение для функциональной верификации SOC-проектов. 13 июня Cypress покажет на DAC новые CPLD 13 июня IKOS Systems предлагает эмуляцию через Internet 13 июня Clearwater Networks разрабатывает мультигигабитную платформу для обеспечения сетевых сервисов 14 июня Mentor Graphics автоматизирует процесс оценки качества IP компонент 14 июня Toshiba внедряет QuickUse от Mentor Graphics 14 июня Mentor Graphics объявляет ETAP - Embedded Technology Adoption Program 14 июня Canon приобрела N2C (CoWare) для выполнения SOC-проектов 18 июня Quickturn аннонсировала систему Palladium - для ускорения симуляции и внутрисхемной эмуляции 18 июня Aldec интегрировала свой симулятор Riviera и отладчик Debussy (Novas) 18 июня EDA Consortsium наградил Sanyo за разработку чипа для цифровой камеры с использованием EDA продукта First Encounter фирмы Silicon Perspective 18 июня picoTurbo выпускает новую IP компоненту - PCI - для своей SOC-платформы picoPACK 18 июня 0-In и Synopsys создают интерактивную среду верификации 18 июня Mentor Graphics и Synopsys передают OpenMore альянсу VSIA 18 июня AXIS выпустила средства ко-верификации систем на базе процессоров ARM7 и ARM9 21 июня IKOS Systems KK и Fujitsu LSI Technology - партнеры 21 июня Встроенный процессор Nios(Altera) широко распространен 21 июня Lexra LX5280 - самый быстрый RISC-DSP по BDTImark2000 25 июня Zeidman Consulting партнерствует с Ikos Systems 25 июня Improv аннонсирует Jazz 2 - новую версию конфигурируемого DSP-процессора 26 июня Intel аннонсировала беспроводную базу для домашней сети и сети малого офиса 28 июня THALES Communications выбрала ядро MIPS 4Km для своих микропротребляющих, высокопроизводительных устройств санкционирования доступа 28 июня Innoveda поддерживает разработку SOC-систем на базе Power PC 440 29 июня Siroyan выбрала Specman Elite (Verisity) для верификации новых поколений своих процессоров =================================================================== 1 июня sci-worx лицензирует IP-компоненты фирме Toshiba =================================================================== Лицензируется Design Objects - библиотека из 65 IP компонент (синтезируемых в ASIC) для сетевой обработки, телекоммуникации, безопасной передачи и мультимедиа, в том числе полный набор для 40Гбит/с SDH/SONET сетевой обработки, поддержки стандартов сжатия для мультимедиа приложений, кодирование AES Rijndael и поддержка интерфейса USB 2.0. Персонал sci-worx составляет более 250 человек. Кроме разработки и лицензирования IP компонент sci-worx имеет службы проектирования, занимается разработкой программного обеспечения, верификацией IP-компонент. Штаб-квартира sci-worx находится в Ганновере (Германия). Дополнительная информация : http://www.sci-worx.com ================================================================ 1 июня Cadence укрепляет лидерство в обработке сигналов ================================================================ Signal Processing Worksystem (SPW) обеспечивает полностью интегрированную систему от проектирования алгоритма до разработки SoC или мульти- ASIC/FPGA. SPW позволяет импортировать исходники C. C++, SystemC, MATLAB, VHDL, Verilog и создавать параметризованные IP-компоненты. Выпущена новая версия - SPW 2000. Цена SPW2000 - $22,000 за годовую лицензию. SPW работает на Sun Solaris 2.7, Solaris 2.8 и HP-UX 11. ================================================================ 1 июня Texas Instruments выбрала VHDL-симулятор Scirocco (Synopsis) для симуляции DSP-проектов на компьютерных фермах ================================================================ Основное достоинство Scirocco - производительность симуляции. ================================================================ 1 июня SANYO лицензировала микропроцессорное ядро ARM926EJ-S ================================================================ - для использования в портативных приборах, таких как цифровые камеры, PDA (Personal Digital Assistant), цифровые аудио-устройства. ARM926EJ-S - это полностью синтезируемый, высокопроизводительный 32-битный процессор, основанный на технологии Jazelle, включает кэши инструкций и данных, устройство управления памятью, отдельные AMBA интерфейсы для инструкций и данных. Технология Jazelle обеспечивает одновременно производительность исполнения Java-приложений и минимальные стоимость и потребление энергии. SANYO предполагает выпустить первые SOC-устройства на базе ARM926EJ-S во втором квартале 2002 года. Дополнительная информация : http://www.arm.com http://www.semic.sanyo.co.jp/index_e.htm =================================================================== 1 июня Actel объявила о поддержке устройств ProASIC фирмой Synopsys =================================================================== ProASIC совмещает плотность ASIC архитектур и гибкость программируемых устройств. Семейство ProASIC состоит из четырех устройств от 98,000 до 473,000 ситемных вентилей плюс до 65К бит встроенной двухпортовой памяти. Actel основана в 1985 году, имеет более 500 сотрудников, разрабатывает и поставляет FPGA, EPGA, высокопроизодительные IP компоненты, средства разработки, имеет проектные сервисные службы. Дополнительная информация : http://www.actel.com http://www.synopsys.com =================================================================== 1 июня picoTurbo выпускает набор периферийных устройств на основе шины AMBA для SOC платформы picoPACK =================================================================== picoTurbo - процессор, совместимый по системе инструкций с ARM (версии 4T). picoPack включает интерфесы с памятью, мосты к AHB (AMBA high-performance bus), APB (AMBA peripheral bus), PCI (peripher al component interface) и VCI (virtual component interface), LCD (liquid crystal display) контроллеры, таймеры и GPIO (general purpose I/O). Дополнительная информация : http://www.picoturbo.com =================================================================== 1 июня picoTurbo и Fujitsu Siemens Computers объявили о партнерстве =================================================================== IP компоненты разработанные Fujitsu Siemens станут доступны на picoTurbo, а ядро picoTurbo - доступно разработчикам Fujitsu Siemens. Кроме того, предполагается совместная разработка новых IP для SOC уже к середине 2001 года. Дополнительная информация : http://www.fujitsu-siemens.com http://www.picoturbo.com =================================================================== 4 июня Cadence выпустила новую версию VHDL/Verilog-симулятора =================================================================== Основные достоинства NC-Sim 3.3 : - ускорение симуляции - внедрение средств анализа покрытия проекта тестами - развитие среды отладки проектов SimVision - интегрированная среда включающая просмотр исходных текстов, анализатор временных диаграмм, просмотрщик иерархии, просмотрщик связей проекта, интерфейс с Tcl/Tck и другие возможности - интернет-обучение работе с NC-Sim 3.3., включая загружаемые лабораторные работы и задания, поисковые возможности, аудио-сопровождение материала и автозапуск. Дополнительная информация : http//www.cadence.com/education =================================================================== 4 июня Silicon Perspective Corporation портирует в Linux свои инструментальные средства =================================================================== SPC - ведущий поставщик инструментальной системы First Encounter для разработки виртуальных прототипов мульти-миллионных чипов. Michel Courtoy (SPC) называет 2 причины перехода к Linux: - большая вычислительная производительность за те же деньги - выглядит как UNIX, к которому многие из пользователей привыкли изначально. First Encounter сейчас доступен для ОС Red Hat Linux 6.2. по цене от $125,000 за 12-месячную лицензию (такая же цена и для UNIX-станций). Дополнительная информация : http//www.SiPerspective.com =================================================================== 4 июня Verisity получила 3 патента на автоматизацию функциональной верфикации =================================================================== - U.S. Patent 6,182,258 - на технологию автоматизации функциональной верификации с использованием языка верификации, автоматической генерации тестов и учета ограничений - U.S. Patent 6,141,630 - на технологию автоматической генерации тестов для неоттестированных частей проектов, основываясь на информации, возвращаемой по результам анализа покрытия проекта тестами. - U.S. Patent 6,219,809 - на технологию псевдо-случайной генерации тестов, управляемой ограничениями для использования в симуляции. Дополнительная информация : http//www.verisity.com =================================================================== 4 июня Zucotto Wireless будет разрабатывать свои процессоры Xpresso 100 и Xpresso 120, ориентированные на java- технологии, с помощью UMC =================================================================== UMC предлагает: - технологии изготовления - огромный набор IP-компонент - опыт проектирования, поддержки и тестирования Говорит Dave Carey (Zucotto): "С помощью UMC мы пройдем менее чем за 2 месяца путь "from netlist to tape-out". Дополнительная информация : http://www.zucotto.com http://www.umc.com =================================================================== 4 июня TransEDA покажет свои инструменты для верификакции на DAC =================================================================== Foundation Models - библиотека компонент для верификации включает в себя модели локальной шины PCI, Intel процессоров Pentium и Itanium, NEC процессора MIPS Vr5400. Цена этой библитотеки - от $10,000 за годичную лицензию. Говорит Tom Borgstrom (TransEDA): "Примерно десятилетие назад был кризис производительности проектирования, емкость кристаллов росла намного быстрее чем способность инженеров проектировать. Этот кризис был преодолен с помощью повторного использования IP компонент проектирования - от сторонних разработчиков или внутренне разработанных. Сегодня налицо кризис верификации - функциональная верификация занимает более 70% цикла разработки IC. Этот кризис может быть преодолен с помощью повторно используемых IP компонент верификации". TransEDA с этой целью разрабатывает новый продукт - VN-Control, обеспечивающий автоматическую генерацию тестов и проверку реакций с помощью высокоуровневого шаблона тестов. При этом не требуется изучение новых языков. Цена VN-Control - от $5,000 за годичную лицензию. Другой разрабатываемый продукт - Verification Navigator - включает анализ покрытия проекта тестами, не только структурного покрытия, но и функционального покрытия. Дополнительная информация : http://www.transeda.com/dac http://www.transeda.com =================================================================== 4 июня AMCC выпускает микросхему Mekong для оптических сетей =================================================================== Applied Micro Circuits Corp. (AMCC) объявила о выпуске Mekong - высокоинтегрированного процессора, обеспечивающего функции OC-192 SONET/SDH, SERDES (Serializers/Deserializers), FEC (Forward Error Correction) и др. =================================================================== 4 июня Synplicity объявляет новое ПО для синтеза Synplify ASIC SW =================================================================== По информации Collett International большинство ASIC проектов сегодня колеблется от 500,000 до 1,000,000 вентилей и разрабатывается по технологии 0.18 мк и выше. С введением Synplify ASIC SW, Synplicity поддерживает переход от RTL файла проекта к одной FPGA, множеству FPGA или одной ASIC. Synplify ASIC SW доступно для ОС Windows NT 4.0, Windows 2000 и Solaris 2.7. Лицензия на год стоит $69,000. =================================================================== 4 июня iBiquity Digital приобрела эмулятор VStation-5M у IKOS =================================================================== iBiquity Digital - разработчик устройств в области цифрового радио. Эмулятор VStation-5M - система полной верификации проектов до 5 миллионов вентилей, обладает встроенной компиляцией и отладкой RTL-описаний, 100% видимость всех внутренних и внешних сигналов. Частота эмуляции - до 2 Мгц. Цена - $495,000, включая необходимое программное обеспечение. Дополнительная информация : http://www.ibiquity.com http://www.ikos.com ================================================================== 4 июня Многие электронные компании используют технологию RCC (ReConfigurable Computing) фирмы Axis Systems ================================================================== Xcite и Xtreme - это средства симуляции и эмуляции SOC-проектов от фирмы Axis Systems, использование которых может сократить в два раза время разработки проектов. На единой платформе с помощью технологии RCC обеспечиваются: программная симуляция, аппаратно ускоренная программная симуляция, внутри-схемная эмуляция и ко-верификация. Xcite и Xtreme ускоряют верификацию проектов, разработанных на HDL , не накладывая ограничений на уровень абстракции (поведенческий, регистровый, вентильный) или стиль (асинхронный, мультисинхронизация и т.д.) С Xcite и Xtreme имеют положительный опыт работы Chrysalis Semiconductor и RealChip Communications (основана в 1998). Дополнительная информация : http://www.axiscorp.com http://www.chrysalis-its.com http://www.realchip.com ================================================================== 4 июня CoWare и Willamette HDL - партнеры на год ================================================================== CoWare и Willamette HDL заключили партнерское соглашение на год, по которому Willamette HDL будет проводить обучение пользователей работе с продуктом CoWare - N2C. Willamette HDL основана в 1993 году проводит курсы по VHDL, Verilog, SystemC, которые прошло уже более 2,500 человек. Кроме очных курсов, WHDL предлагает курсы на своем сайте. CoWare N2C поддерживает SOC-проектирование, обеспечивая параллельную разработку программного и аппаратного обеспечения. Среди пользователй N2C : Alcatel, Fujitsu, Matsushita, Mitsubishi, Motorola, Nokia, Sony и STMicroelectronics. Дополнительная информация : http://www.whdl.com http://www.CoWare.com ================================================================== 4 июня Aldec встроила SWIFT интерфейс в Active HDL ================================================================== SWIFT интерфейс - это независимый от симуляторов API, разработанный фирмой Synopsis как эффективный способ связывания симуляционных моделей со средствами проектирования. Теперь Active-HDL 4.2. позволят использовать любую из моделей из библиотеки DesignWare IP (Synopsis) как в VHDL, так и в Verilog проектах. Библиотека DesignWare обеспечивает проектировщиков более чем 140 IP компонентами разной сложности от АЛУ, памяти, JTAG до MPEG2 видео- декодера, PCI-X, PCI, USB 2.0, и 8051. DesignWare включает также IP для верификации такие, как модели BFM (Bus Functional Models) для ARM и MIPS и более 18,500 других верификационных IP компонент: таких как SSI, памяти, периферийные устройства, FPGA, микроконтроллеры и микропроцессоры. Active HDL включает Project Manager, HDL Editor, State Machine Editor, Block Diagram Editor/Schematic Editor а также обеспечивает автоматическую генерацию тестов, анализ и редактирование временных диаграмм, и симулятор VHDL или Verilog. Пробную версию можно взять на сайте Дополнительная информация : http://www.aldec.com http://www.synopsys.com ================================================================== 4 июня Bravara выбрала средства проектирования и верификации от Forte Design Systems ================================================================== Bravara - частная венчурная компания, основанная в мае 2000 года для разработки оборудования и программного обеспечения для управления в оптических сетях. Forte Design Systems, образована слиянием CynApps и Chronology, поставляет интегрированное ПО для проектирования и верификации больших и сложных электронных систем. Это ПО включает в себя C++/Cynlib, Cynthesizer, Cyn++, Cynchronizer, Co-Cym и недавно выпущенный GigaScale Hub. Дополнительная информация : http://www.ForteDS.com ================================================================== 5 июня IKOS объявила VHDL для своих эмуляторов VStation ================================================================== В дополнение к ранее обеспеченному Verilog-описанию проектов, теперь пользователи могут использовать и VHDL. Обеспечена также интеграция со средстваим отладки Debussy фирмы Novas Software. Основные характеристики IKOS: компиляция RTL-проектов размером от 1 до 3 миллионов вентилей за час (что в 10-20 раз быстрее чем у конкурентов), и скорость эмуляции до 2 Мгц. Использование отладочных возможностей Debussy (просмотр схем, отладка по исходным текстам и трассирование) могут сократить сроки разработки на 50%. VHDL на VStation 5M и VStation 15M будет доступен в 3-м квартале 2001 года. Полная цена VStation 5M (до 5 миллионов вентилей) и VStation 15M (для создания проектов до 15 миллионов вентилей) начинается от $495,000 и $940,000 соответственно. Дополнительная информация : http://www.ikos.com ================================================================== 5 июня LSI Logic лицензировала синтезируемое ядро ARM926EJ-S ================================================================== Говорит Rafi Kedem (LSI Logic): "Мы в течение ряда лет распространяем ARM946E-S, ARM966E-S и ARM7TDMI-S- и это наиболее популярные IP компоненты нашей библиотеки CoreWare. Лицензирование ARM926EJ-S расширяет наши предложения пользователям, ориентированным на Linux и Java." ARM926EJ-S обеспечивает оптимальную производительность и минимальное потребление энергии во время исполнения Java byte-кода. ARM926EJ-S содержит устройство управления памятью для поддержки виртуальной памяти в таких популярных ОС как Windows CE, Linux и Sybian Platform. Дополнительная информация : http://www.arm.com http://www.lsilogic.com ================================================================== 6 июня IKOS аннонсировала HDL Link для эмуляторов VStation ================================================================== HDL Link позволяет пользователям переносить их средства верификации, разработанные на HDL с рабочей станции на эмулятор VStation. При этом можно HDL тесты исполнять на рабочей станции, а сам проект - на эмуляторе, HDL Link обеспечивает производительность до 12000 cps. Поддерживаются симуляторы: NC-Verilog, Verilog-XL (Cadence Design Systems) и VCS (Synopsys Inc.). Пользователь может устанавливать точки останова из командной строки или в тесте, анализировать сигналы "на лету", изменять сигналы и продолжать симуляцию без перекомпиляции. Единая графическая среда для анализа проекта и его тестов повышает производительноть разработчиков SOC-систем. ================================================================== 6 июня Zeevo демонстрирует SOC TC2000, реализующую BlueTooth 1.1. на базе ARM7TDMI ================================================================== Говорит Reynette Au (ARM) "Эффективность архитектуры процессора ARM7TDMI приводит к его широкому использованию в портативных устройствах, сетевой обработке, цифровых камерах, обеспечивая производительность на уровне 32-битных систем по цене 8/16 битных". Zeevo основана в 1999 году - провайдер "fabless" услуг по разработке SOC-систем, имеет полный набор средств по их разработке. Дополнительная информация : http://www.zeevo.com ================================================================== 7 июня Novas и Denali объединили усилия для ускорения отладки ================================================================== MMAV (Memory Modeler Advanced Verification) фирмы Denali интегрирован в отладчик Debussy фирмы Novas в рамках программы Harmony. Теперь пользователи Debussy могут легко смотреть, редактировать и манипулировать данными в памяти. В любой момент времени инженеры могут видеть одновременно состояние памяти и значения сигналов на временных диаграммах. Кроме того, они могут видеть всю историю транзакций данных в памяти: все чтения и записи по любым адресам. Бесшовное наблюдение сигналов и элементов памяти дает огромное повышение производительности верификации и отладки. Novas начала программу Harmony в 1999 году для снижения стоимости интеграции EDA инструментов. В рамках этой программы Debussy открыла API для взаимодействия с Debussy. Debussy - это отладочное средство для сложных VHDL/Verilog систем. Оно установлено более чем у 7,000 пользователей. Denali Sostware - ведущий разработчик моделей и IP подсистем памяти. Дополнительная информация : http://www.novas.com http://www.denalisoft.com ================================================================== 11 июня Hynix Semiconductor лицензировала процессоры picoTurbo ================================================================== Процессор pT-100 идеально подходит для ручных устройств, работающих от батареек, включая сотовые телефоны, MP3 плейеры, смарткарты, портативные носители медиа-данных. Процессор pT-110 оптимально подходит к устройствам с интенсивными вычислениями, включая беспроводные Интернет - устройства, PDA, смартфоны, Internet appliances, set-top boxes и модемы. Hynix Semiconductor Inc.(бывшая Hyundai Electronic,Korea) - лидер в разработке и распространении цифровых систем высокого качества. Дополнительная информация : http://www.hynix.com. http://www.picoturbo.com ================================================================== 11 июня Forte Design Systems создает среду анализа результатов моделирования, независимую от языка верификации ================================================================== Среда "Perspective" позволяет анализ результатов моделирования как во время симуляции, так и после ее завершения. Perspective - это plug-in к GigaScale Hub. Обычно генерация тестов и анализ результатов осуществляется в одной и той же среде, использующей HVL (Hardware Verification Language). Perspective, взаимодействуя с Gigascale Hub ломает эту традицию, разрешая полное отделение генерации тестов от анализа результатов, повышая тем самым производительность симуляции. Говорит John Sanguinetti (Forte): "Хорошо известно, что HVL становятся очень медленными, выполняя одновременно сложную генерацию и мониторинг данных. Используя GigaScale Hub и Perspective, команды разработчиков и верификаторов могут использовать C++, HDL, HVL для генерации данных и отдельно выполнять анализ результатов симуляции в одном из двух режимов: во время симуляции или после симуляции, используя результаты, сохраненные в базе данных. Обеспечивается параллельный постанализ результатов симуляции на нескольких машинах одновременно. Следствие - более быстрый и производительный процесс верификации". Кроме того, Perspective добавляет функциональность, которая не просто обеспечивается традиционными HVL: продвинутый временной анализ, функциональное покрытие, и возможности проверки утверждений. Perspective также имеет новый графический интерфейс с пользователями для визуализации и исследования сложных транзакций с данными. Методология GigaScale разработана Forte Design Systems для того, что бы преодолеть проблемы верификации и проектирования современных огромных систем и интегральных схем. Методология GigaScale Hub дает пользователю свободу в выборе языков и инструментов проектирования и верификации. Это позволяет командам верификации писать тесты и функции на C++/Cynlib для высокой производительности и вызывать их затем из мощного языка для верификации RAVE, разработанного Forte. Цена Perspective - $20,000 за одну плавающую лицензию. Perspective работает на ОС Linux, Solaris, HP и Windows. Forte Design Systems сформирована слиянием CynApps и Chronology. Дополнительная информация : http://www.ForteDS.com ================================================================== 11 июня Mentor Graphics распространяет коверификационную модель новой архитектуры MIPS32 4KE для пакета Seamless CVE. ================================================================== Коверификация HW и SW с помощью Seamless CVE позволяет избегать дорогостоящего и времязатратного повторного изготовления SOC кристалла, что особено критично для быстроменяющихся рынков цифровой потребительской электроники и сететвой обработки. PSP для MIPS32 4KE включает Instruction Set Simulator и Bus Interface Models от MIPS Technologies. MIPS32 4KE высокопроизводительный и малопотребляющий энергию 32-битный процессор, имеющий возможности конфигурирования: 0-128 Кбт кеша и интерфейс с сопроцессором . PSP для MIPS32 4KE будет распространяться начиная с 3-го квартала 2001 года по цене от $30,000 для рабочих станций HP и Sun. Объединяя средства разработки программного обеспечения с логической симуляцией, Seamless позволяет начать верификацию за месяцы до появления прототипа аппаратного обеспечения. Это обеспечивает параллельно разрабатывать программное и аппаратное обеспечение, удаляя разработку ПО из кртического пути и сокращая риск повторного изготовления прототипов аппаратного обеспечения, возникающий из ошибок интеграции. Производительность коверификации в Seamless значительно повышена изолированием от логического симулятора интенсивных обращений к памяти, характерных для программного обеспечения. Mentor Grahics основана в 1981 году, имеет примерно 2850 сотрудников по всему миру. Дополнительная информация : http://www.mentor.com/seamless ================================================================== 11 июня Quickturn и Spirent Communications разрабатывают уникальные средства верификации для сетевых компонент ================================================================== Среда POS (Pocket over SONET) может быт сконфигурирована для поддержки таких стандартных протоколов как UTOPIA 3/4, POS-PHY 3/4 и SPI 3/4, со скоростями передачи данных от OC-3/STM-1 до OC-768/STM-256. Среда верификации включает систему анализа производительности SmartBits, plug-in карты SmartBits TeraMetrics и POS SpeedBridge, и эмуляторы MercuryPlus или CoBALTPlus. Для совместной верификации программного и аппаратного обеспечения может также использоваться plug-in карта PCI-X SpeedBridge. Среда верификации может быть использована разработчиками, производителями и дистрибьюторами устройств для сетевой обработки. Использование единой среды верфикации на протяжении всего цикла разработки и изготовления может существенно (на месяцы) сократить сроки выхода на рынок конечной продукции. Основные достоинства среды верификации POS: - поддержка сетвых протоколов уровней от 2 до 7. Программисты могут тестировать свои реализации таких протоколов как MPLS, BGP-4, OSPF - одна и та же платформа может быть использована для тестирования передачи данных по стандартам OC-48, OC-192, OC-768 и с несколькими интерфейсами (SPI-3, POS-PHY Level 3, Utopia 3). Поддерживаются также STM-16, STM-64 и STM-256. - современные возможности отладки - подавать тестовые воздействия, реальный трафик, крайние случаи, измерять тербуемые характеристики. Проектировщики могут анализировать производительность для каждого входящего потока. - одна и та же платформа используется для верификации проекта и тестирования изготовленных образцов - Интернет-доступ к среде верификации POS посредством безопасного VPN (Virtual Private Network) соединения. Spirent Communications проектирует и производит сетевое оборудование. Дополнительная информация : http://www.spirentcom.com http://www.quickturn.com ================================================================== 11 июня Verisity и Tenesix распространяют компоненты верификации на языке e для DS3 и SPI-3 ================================================================== Использование таких eVC (e Virtual Component) сокращает количество работ по созданию среды верификации соответствующих проектов. eVC DS3 обеспечивает протоколы HDLC, ATM & ATM PLCP, а eVC SPI-3 обеспечивает протоколы ATM и packet data. Каждая eVC включает три интегрированные компоненты: - генераторы входящего трафика - мониторы и средства контроля целостности данных и протоколов - средства анализа функйионального покрытия. Tenesix, созданная в 1995 году, специализируется на верификации и проектировании ASIC и FPGA для стетвыой обработки и телекоммуникаций. Дополнительная информация : http://www.tenesix.com http://www.verisity.com ================================================================== 11 июня Co-Design Automation распространяет алгоритм автоматизации верификации SUPERLOG внутри системного симулятора ================================================================== Новый алгоритм симуляции позволяет функциям автоматизации верикации выполняться прямо из ядра симуляции, в отличие от обычно используемого внешнего вызова с помощью PLI (Programming Language Interface). Такой подход ускоряет верификацию в несоклько раз, кроме того отладочные средства позволяют одновременно анализировать и проект и тестовые воздействия, упрощая процесс верификации. SYSTEMSIM включает SUPERCHARGER, высокопроизводительное ядро симуляции, которое позволяет вызывать Verilog и Superlog описания непосредственно из C/C++ программ. Теперь в SYSTEMSIM встроены средства автоматической генерации тестов, анализа функционального покрытия, проверки свойств и утверждений, функции манипуляции данными и очередями. SUPERLOG добавил к базе Verilog продвинутые конструкции языков программирования, существенные для создания тестов, включая синтаксис и функциональность С, системные функции для взаимодействия с BFM (Bus Functional Models) и многие свойства объектно-ориентированного программирования. С помощью интерфейса CBlend обеспечивается использование C и C++ в среде верификации. SYSTEMSIM работает на платформах Sun Solaris и Linux. Цена SYSTEMSIM - $40,000. Язык SUPERLOG введен в 1999 году. В настоящее время используется в 15 компаниях. Язык SUPERLOG передан Accelera (VI+OVI) для включения его свойств в стандарт разрабатываемого Accelera единого HDL. Дополнительная информация : http://www.co-design.com http://www.superlog.org ================================================================== 11 июня Verplex передала Accelera библиотеку OVL (Open Verification Language) ================================================================== OVL обеспечивает бесшовную интеграцию симуляции и формальной верификации Verilog описаний цифровых систем. Verplex Systems Inc. основана в 1997 году для разработки средств формальной верификации SOC-систем. Дополнительная информация : http://www.verplex.com ================================================================== 11 июня XTensa IV - новый процессор от Tensilica - оптимизирован для мультипроцессорных применений на SOC. ================================================================== Многие мультипроцессорые алтформы полразумевают 1 RISC+1 DSP. XTensa III поддерживал использование 3-х или более процессорных ядер. Xtensa iV еще более продвинут в этом направлении. Традиционных подход к мультипроцессорной обработке предполагал кластеры симметричных мультипроцессорных систем. Однако в телекоммуникационных SOC зачастую треубется объединение уникальных процессоров для выполнения разных задач. В таких приложениях как нельхя лучше подходит способность Xtensa IV к конфигурации. Hughes Network Systems (HNS) недавно выбрала процессор Xtensa для создания Spaceway - нового поколения устройств для спутниковых сетвых телекоммуникаций, которое потребует разарботки SOC, содержащей множество уникальных процессоров. HNS намерено использовать множество уникально сконфигурированных Xtensa процессоров. Основные улучшения в архитектурв Xtensa IV: - новый API для моделирования системы. Это позволяет быстро конструировать С симуляцию одного или более Xtensa процессоров, память на чипе, шины, мосты между шинами и другие периферийные устройства. Как результат, возможно исследование мультипроцессорных систем с детальной симуляцией и быстрыми циклами итерации - вызываемый из C симулятор системы инструкций улучшен для мультипроцессорных симуляций. Пользователь может сконфигурировать мультипроцессорную систему для симуляции - Xtensa Local Memory Interface (XLMI) - специальный интерфейс для оптимизации работы с памятью мультипроцессорных систем - надежная среда отладки, базирующаяся на GNU средствах разработки программного обеспечения. Xtensa IV имеет втсроенные аппаратные средства отладки: отлалочный порт, определяемый пользователь буффер трассировки и др. - новый векторизующий С-компилятор - устройство управления памятью Цена - от $350,000 для однопроцессорного варианта. Предполагается поставка Xtensa IV начиная с 3-го квартала 2001. Tensilica была основана в 1997 году для создания конфигурируемых процессоров и средств их разработки. На сегодяншний день приобретено более 30 лицензий на процессоры Tensilica, которые использованы более чем в 50 проектах. Tensilica имеет более 130 сотрудников в США, Великобритании, Швеции, Тайване и Японии. Дополнительная информация : http://www.tensilica.com ================================================================== 11 июня MIPS Technologies выпускает новое семейство синтезируемых 32-битных процессоров - MIPS32 4KE ================================================================== Они обеспечивают максимальную производительность 1.4 Dhrystone MIPS/MHz. MIPS16e сжатие кода может сократить потребность в памяти для программного обеспечения до 40%. LSI Logic уже лицензировала ядро MIPS32 4KE. Основные характеристики MIPS32 4KE: - типичная производительность - 340 Мгц, 475 Dhrystone MIPS - потребление энергии - 0.35-0.45 mW/MHz - конфигуируемый кеш данных 0-64Кбт и кеш инструкций 0-64Кбт - улучшенный JTAG интерфейс (EJTAG) - совместимость вверх с MIPS64 - интерфейс с сопроцессором. Имеются 3 представителя семейства MIPS32 4KE: 4 KEp - базовая версия 4 KEm - добавлен быстрый умножитель 4 KEc - добавлены быстрый умножитель, устройство управления памятью, буфер трансляции адресов (TLB). Модель MIPS32 4KE поддержана Seamless (Mentor). Дополнительная информация : http://www.mips.com ================================================================== 11 июня Axis Systems аннонсирует новое семейство Xpert для коверификации программного и аппаратного обеспечения ================================================================== Xpert предлагает три возможности ранее недоступных : - отладка программ по ускоренной RTL-модели процессора - постоянное трассирование исполнения ПО - постоянная возможность анализировать состояние исполнения программы в произвольный момент времени Xpert расширяет возможности запатентованной Axis технологии RCC (ReConfigurable Computing) от логической симуляции, ускорения симуляции, и эмуляции систем к ко-верификации программного и аппаратного обеспечения и отладке программного обеспечения встроенных систем. Обычно RTL-модели процессора использовались для отладки его взаимодействия с остальной логикой. Xpert расширила использование RTL моделей - обеспечив разработчикам встроенного ПО возможность использовать RTL-модели процессоров для исполнения кода. В отличие от решений, базирующихся на JTAG, Xpert использует единую среду для верификации программного и аппаратного обеспечения, что обеспечивает видимость ресурсов процессора без дополнительных накладных расходов. Первая модель процессора для Xpert будет аннонсирована на DAC 2001. Дополнительная информация : http://www.axiscorp.com ================================================================== 11 июня IKOS Systems сформировала программу iPARTNER для решения проблемы растущей сложности верификации проектов ================================================================== Уже являются членам программы iPERTNER: ARM Ltd., Atrenta Inc., Cadence Design Systems, Inc., CoWare, Inc., Ixia, MIPS Technologies, Inc., Model Technology (a Mentor Graphics company), Novas Software, Inc., SUN Microsystems, Inc., Synopsys, Inc., Verisity Design, Inc. and Xilinx, Inc. Дополнительная информация : http://www.ikos.com ================================================================== 11 июня LSI Logic встроила программируемость в SOC-системы ================================================================== LSI инкорпорировала реконфигурируемую логику в SOC. LiquidCore - программируемое логическое ядро - может встраиваться в ASIC. Реконфигурация возможна даже после установки чипа с LiquidCore в пользовательскую систему. Основное достоинство такого подхода - гибкость. Значительные блоки управления и интерфейса могут быть переведены из аппаратного обеспечения в программное. Дополнительная информация : http://www.lsilogic.com ================================================================== 11 июня STmicroelectronics выбрала Specman Elite (Verisity) для функциональной верификации ================================================================== и разработала eVC ST Bus для внутреннего повторного использования. Дополнительная информация : http://www.verisity.com ================================================================== 12 июня EDA Consortium объединяет усилия с JEITA для поддержки ежегодной японской выставки/конференции EDS (Electronic Design and Solution) ================================================================== JEITA (Japan Electronics and Information Technology Industries Association) была софрмирована 1 ноября 2000 года слиянием JEIDA (Japan Electronic Industry Development Association) и EIAJ (Electronic Industries Association of Japan). В настоящий момент JEITA включает 422 члена (из них 10 - ассоциации) и 158 партнеров (из их 9 ассоциаций). EDA Consortsium основан в 1989 году. EDA (Electronic Design Automation) сообщество включает более 20,000 разработчиков и более 500,000 пользователей EDA инструментов. Дополнительная информация : http://www.jeita.org.jp http://www.edac.org ================================================================== 13 июня Toshiba будет использовать ModelSim от Model Technology ================================================================== - для симуляции своих больших ASIC проектов из VHDL и Verilog компонент. Model Technology (дочерняя компания Mentor Graphics) обеспечивает работу ModelSim на платформах Unix, Windows, Linux. ModelSim лицензирован пользователям уже более 60,000 раз по всему миру. Дополнительная информация : http://www.model.com ================================================================== 13 июня Transmeta продолжит использовать VERA от Synopsis для верификации новыъ семейств своих микропроцессоров Crusoe ================================================================== VERA - систему автоматической генерации тестов OpenVERA - язык верификации аппаратного обеспечения Transmeta признала успешным использование этих инструментальных средств при верификации нынешнего поколения микропроцессоров Crusoe, как по причине их эффективносте так и по простоте освоения. Функциональная верификация микропроцессоров требует генерации большого количества различных ассемблерных программ и транзакций на шине для исследования различных аспектов проекта. VERA отвечает этим нуждам своей уникальной возможностью автоматически генерировать потоки управляемых правилами транзакций на шинах и ассемблерных инструкций. Дополнительная информация : http://www.synopsys.com ================================================================== 13 июня Cadence аннонсировала полное повторно-используемое решение для функциональной верификации SOC-проектов. ================================================================== Это решение включает в себя: - Verification Cockpit - набор средств верификации - TestBuilder - инструмент для разработки тестов (с открытыми исходными текстами) - VRM (Verification Reuse Methodology) - методологию разработки средств верификации для повторного использования - набор повторно-используемых компонент для верификации стандартных интерфейсов Rahul Razdan (Cadence): "Верификация SOC-проекта может занимать до 70% его ресурсов - нужны адекватные средства для решения таких проблем." Verification Cockpit 2.0 интегрирует в единую среду анализ HDL-текстов, создание тестов, симуляцию, анализ ее результатов. TestBuilder расширяет C++ в полнофункциональный язык верификации (являясь C++ библиотекой классов с открытыми исходными текстами), бесшовно интегируется с C/C++ врефикационными моделями, поддерживает взаимодействие с VHDL/Verilog. TestBuilder выкачан через Internet уже более 2000 раз. Созданные Cadence верификационные компоненты включают модели следующих интерфесов: AMBA AHB (Advanced High-Performance Bus) и APB (Advanced Peripheral Bus); Utopia Level 1 и 2 Tx/Rx. Цена Verification Cockpit 2.0 - от $25,000. Cadence имеет около 5700 сотрудников. Дополнительная информация : http://www.testbuilder.net http://www.cadence.com ================================================================== 13 июня Cypress покажет на DAC новые CPLD ================================================================== Семейство Delta 39K - CPLD с плотностью FPGA - до 350,000 вентилей (более 5,000 макроячеек), память с FIFO управлением. Семейство Quantum38K - CPLD с ценами ASIC - до 100,000 вентилей (более 1500 макроячеек), низкое потребление энергии, высокая производительность, внутрисистемное программирование. Семейство Ultra37000 - CPLD с внутрисистемной перепрограммируемостью, эффективной архитектурой и большим количеством контактов ввода/вывода для телекоммуникационных приложений. Более двух третей продукции Cypress приобретается компаниями Alcatel, Cisco, Ericsson, Lucent, Motorola, Nortel Networks и 3Com. На Cypress занято более 4,700 сотрудников. Дополнительная информация : http://www.cypress.com ================================================================== 13 июня IKOS Systems предлагает эмуляцию через Internet ================================================================== IKOS объявила свою новую программу iEN (iEmulate Now). Каждая компания может пользоваться через Internet специальной версией эмулятора VStation 5M (до 2 миллионов вентилей, 24 Мгбт памяти, частота эмуляции до 2МГц), первые 90 дней бесплатно, $40,150 за каждый из последующих месяцев. В любой момент можно купить VStation 5M, при этом все выплаченные ранее за аренду деньги засчитываются при покупке. 2-летняя аренда автоматически выкупает VStation 5M (по цене более низкой, чем реальная нынешняя цена). Дополнительная информация : http://www.ikos.com ================================================================== 13 июня Clearwater Networks разрабатывает мультигигабитную платформу для обеспечения сетевых сервисов ================================================================== Ключевыми компонентами платформы станут : процессор сетевых сервисов CNP810SP (Clearwater Networks, ранее - XStream Logic), SOPC-чипы APEX 20KE (Altera), гигабитный ETHERNET PHY трансивер Alaska (Marvel), маршрутизатор Galneto (Marvel), высоко- производительная, до 300 Мгц, DDR SDRAM (Hynix Semiconductor). Данная платформа позволит пользователям быстро разрабатывать продвинутые сетевые службы такие как WEB-переключение на основе URL, SSL ускорение, трансляцию сетевых адресов, обработку стандарта IPv6, формирование трафика с учетом контента. Предполагется однопроцессорная обработка 7-уровневых пакетов со скоростью 10 Гбит/с. Дополнительная информация : http://www.clearwaternetworks.com http://www.altera.com http://www.hynix.com http://www.marvell.com ================================================================== 14 июня Mentor Graphics автоматизирует процесс оценки качества IP компонент ================================================================== QuickUse-IQ - Internet-система автоматизированной оценки качества ("квалификации") IP компонент - на соответствие стандартам VSIA (Virtual Socket Interface Alliance), OpenMORE, а также стандартам, установленным пользователем. Цена QuickUse-IQ - от $250,000. Дополнительная информация : http://www.mentor.com/quickuse ================================================================== 14 июня Toshiba внедряет QuickUse от Mentor Graphics ================================================================== - для создания интегированный среды проектирования уровня предприятия. Цель - эффективно распространять между сотрудниками корпорации информацию о созданных ранее проектах. Разработанная на Toshiba система Nautilus использует QuickUse Development System (QDS) в качестве WEB-интерфейса для поиска, отбора и оценки проектной информации, а также для интерфейса разработчиков на всех этапах SOC-проектирования от ввода спецификаций до изготовления кристалла. QDS (QuickUse Development System) выпускается Mentor Graphics с июня 1999 года. Достоинства последней версии QDS 3.0: - полная интеграция разнообразной информации проекта с доступом посредством WEB-интерфейса - оценка качества IP компонет - поддержка командной работы - обмен данными проектов в XML-формате. Дополнительная информация : http://www.mentor.com/quickuse ================================================================== 14 июня Mentor Graphics объявляет ETAP - Embedded Technology Adoption Program ================================================================== Цель ETAP - удовлетворение потребности пользователей в инструментальных средствах разработки программного обеспечения встроенных систем для новых, конфигурируемых процессоров. Mentor планирует лицензировать XRAY, VRTX и другие продукты. В настоящее время разрабатывается и выпускается множество новых процессорынх архитектур с существенно разнящимися возможностями, но каждая требует оптимизированного под данную платформу системного программного обеспечения (ПО) для разработки и отладки прикладного ПО. Поскольку разработка системного ПО не основной бизнес для поставщиков аппаратного обеспечения и IP-компонент, им требуется помощь в разработке системного ПО. Mentor предлагает такую помощь программой ETAP, поскольку на базе XRAY и VRTX такие средсвта могут быть разработаны достаточно быстро и эффективно. Первые лицензиаты ETAP - ARM, Philips Semiconductors, OSE Systems и Siroyan Ltd. Derek Morris (ARM): "Мы предполагем обеспечить среду мульти-процессорной отладки для SOC-систем на базе ARM в конце этого года". Дополнительная информация : http://www.mentor.com/etap ================================================================== 14 июня Lexra аннонсировала чип для сетевой обработки OC192/OC768 NVP - NetVortex PowerPlant (от 10 Gbps до 40 Gbps) ================================================================== NVP представляет симметричную мультипроцессорную систему из 16 LX8380 пакетных процессоров, работающих в худшем случае на частоте 420Мгц. LX8380 исполняет MIPS инструкции, дополненные собственными инструкциями Lexra для сетевых коммуникаций, такими как манипуляции полями битов, вычисление контрольной суммы пакета, аппаратная поддержка многопоточности. Многопоточность позволяет процессору LX8380 переключать контекст с одного пакета на другой в ожидании более медленных устройств расположенных вне чипа (CAM и SRAM). Каждый LX8380 имеет по 16 Кбт памяти инструкций и 16 кбт двухвходовой памяти данных. В результате NVP может классифицировать и отправить дальше 33 миллиона пакетов уровня 3 в секунду. 16 процессоров LX8380 разделяют 2 типа ресурсов посредством двух различных интерфейсов: BTC (Block Transfer Controller) и CS (crossbar switch). BTC позволяет передавать пакеты в/из памяти процессоров Lexra со скоростью 108 Gbps. CS позволяет всем 16 процессорам LX8380 использовать параллельно внешние устройства такие как CAM и SRAM. На чипе NVP имеются также 128 Kбт высокоскоростной SRAM с разделяемым совместным доступом к ним всеми 16-ю процессорами. Для связи с внешними устройствами имеются 5 интерфейсов - 1 CAM, 3 высокоскоростных QDR SRAM, 1 PCI. Выпуск планируется во второй половине 2002 года по цене $850 за штуку при покупке партии в 1000 штук. За 4 последних года Lexra разработала 7 различных процессоров и лицензировала их 30 организациям в 6 странах. Дополнительная информация : http://www.lexra.com Contact: Lexra, Inc., San Jose Jonah McLeod, mcleod@lexra.com ================================================================== 14 июня Canon приобрела N2C (CoWare) для выполнения SOC-проектов ================================================================== Yasuhiro Tani (Canon): "Наши новые разработки предполагаются как мультимиллионные SOC с большим количеством встроенного программного обеспечения. Мы надеемся сократить вдвое сроки разработки наших SOC-систем". CoWare позволяет разработать исполняемые спецификации системы, которые могут быть хорошо протестированы до начала реализации чипа. Используя CoWare инженеры могут исследовать различные архитектуры, выбирая наилучший способ разделения проекта на аппаратную и программную компоненты, выполнять их совместное проетирование и симуляцию и последовательно реализовать RTL-описание аппаратного обеспечения и машинные коды - программного обеспечения. Пользователями CoWare уже являются Alcatel, Fujitsu, Matsushita, Mitsubishi, Motorola, Nokia, Sony и STMicroelectronics. Дополнительная информация : http://www.canon.com http://www.CoWare.com ================================================================== 18 июня Quickturn аннонсировала систему Palladium - для ускорения симуляции и внутрисхемной эмуляции ================================================================== Достоинства системы Palladium при верификации проектов: - в одной среде верификации можно использовать C/C++, поведенческие тесты, логический симулятор NC-Sim(Cadence), среду симуляции ЦОС - SPW (Cadence), тесты от третьих фирм. - новый интерфейс (API) совместной симуляции, основанный на механизме транзакций, обеспечивающий более производительную интеграцию тестов и среды симуляции - малое время компиляции - до 4 миллионов ASIC-вентилей в час на одной рабочей станции - удобные средства программного обеспечения, основанные на едином графическом пользовательском интерфейсе для выполнения всех функций - RTL-компиляции, ускоренной симуляции, внутри-схемной эмуляции. - масштабируемость - можно отлаживать проекты до 16 миллионов ASIC-вентилей Цена от $0.35 на вентиль. Предполагаемое начало распространения системы Palladium - 4-ый квартал 2001 года, для платформ HP-UX, IBM-IAX, Sun Solaris. Дополнительная информация : http://www.quickturn.com ================================================================== 18 июня Aldec интегрировала свой симулятор Riviera и отладчик Debussy (Novas) ================================================================== Debussy позволяет пользователям в одном из двух режимов - пост-симуляция и интерактивная отладка. Постсимуляция основывается на дампе всех данных в FSDB (Fast Signal Database), разработанной фирмой Novas. Интерактивная отладка позволяет пользователям перемещаться по исходным текстам, устанавливать точки останова, анализировать значения переменных во время симуляции. Novas начала свою программу Harmony в 1999 году. Открытые API взаимодействия с Debussy обеспечивают бесшовную интеграцию с Debussy различных продуктов. Novas имет более 7,000 пользователей по всему миру. Дополнительная информация : http://www.aldec.com http://www.novas.com ================================================================== 18 июня EDA Consortsium наградил Sanyo за разработку чипа для цифровой камеры с использованием EDA продукта First Encounter фирмы Silicon Perspective ================================================================== Этот чип обеспечивает обработку 15 кадров в секунду реального видео и включает: CCD обработку сигналов, JPEG/MPEG2 компрессию/ декомпрессию, RISC CPU, NTSC кодер, SDRAM контроллер и периферийные интерфейсы. Дополнительная информация : http://www.SiPerspective.com ================================================================== 18 июня picoTurbo выпускает новую IP компоненту - PCI - для своей SOC-платформы picoPACK ================================================================== Дополнительная информация : http://www.picoturbo.com ================================================================== 18 июня 0-In и Synopsys создают интерактивную среду верификации ================================================================== CheckerWare (0-In) обеспечивает взаимодействие с языком верификации VERA (Synopsis). CheckerWare контролирует во время симуляции все нарушения описанных инженером утверждений, одновремнно анализируя качество тестирования RTL-структур и интерфейсов протоколов. Эта информация становится доступной в среде верификации в реальном времени и может быть использована для управления генерацией тестов. Например, если 0-In чекер обнаружит, что сетевой FIFO-канал не был заполнен во время симуляции, VERA-тест-среда может отреагировать генерацией дополнительных пакетов специально для этого канала. Дополнительная информация : http://www.0-in.com ================================================================== 18 июня Mentor Graphics и Synopsys передают OpenMore альянсу VSIA ================================================================== OpenMore (Open Measure of Reuse Excellence) - послужит хорошей основой для создания альянсом VSIA (Virtual Socket Interface Alliance) метрики качества IP компонент. При разработке OpenMORE учитывались предложения VSIA, VCX (Virtual Chip Exchange), D&R (Design and Reuse). Дополнительная информация : http://www.vsi.org ================================================================== 18 июня AXIS выпустила средства ко-верификации систем на базе процессоров ARM7 и ARM9 ================================================================== Новый продукт интегрирует средства отладки программ для ARM и Xpert от AXIS. Steve Wang (Axis): "В прошлом инженеры имели хорошие средства отладки и медленный симулятор с неполной адекватностью или быструю эмулирующую систему с убогими отладочными средствами. Теперь для разработчиков систем на базе ARM-процессоров мы сделали быструю и адекватную среду верификации с хорошей отладочной системой. Программное обеспечение можно отлаживать не дожидаясь возвращения кристалла из произвоства." Технология Xpert объединяет программную симуляцию, ускоренную симуляцию, системную эмуляцию и ко-верификацию программного и аппаратного обеспечения на одной платформе и с единой базой данных проекта". Цена Xpert - от $45,000. Дополнительная информация : http://www.axiscorp.com ================================================================== 21 июня IKOS Systems KK и Fujitsu LSI Technology - партнеры ================================================================== Двухлетнее соглашение, подписанное в марте 2001 года означает приобретение Fujitsu эмуляторов VStation-15M на сумму 10 миллионов долларов в течение этого срока, интеграцию своих верификационных технологий и купленных эмуляторов и распространение соответствующих услуг своим пользователям. Ведущие компании создают сейчас проекты размером в 6-8 миллионов вентилей и планируют, что их следующие проекты будут удвоены по размерам. VStation-15M соответствует таким планам. IKOS Systems KK, японское подразделение IKOS System, основано в июле 1995 года. Дополнительная информация : http://www.ikos.com ================================================================== 21 июня Встроенный процессор Nios(Altera) широко распространен ================================================================== Для него продано более 1500 Development Kit (DK). Достоинства: - Nios DK включает полный набор широко используемых периферийных устройств, компилятор и отладчик - Nios может быть сконфигурирован как 16-битный или 32-битный - Nios может быть реализован в широком диапазоне FPGA от дешевых ACEX и FLEX 10K до высокопроизводительных Mercury и APEX. По этим причинам процессоры Nios могут быть использованы в самых разнообразных приложениях, включая потребительскую электронику, сетевые и телекоммуникационные продукты. Doug Rosener (Rangestar Wireless): "Мы сделали свой проект для платформы Bluetooth за месяц- примерно в 3 раза быстрее, чем мы это делали ранее с другими средствами" Дополнительная информация : http://www.altera.com ================================================================== 21 июня Lexra LX5280 - самый быстрый RISC-DSP по BDTImark2000 ================================================================== BDTI - Berkeley Design Technology, Inc. проводит тестирование DSP-процессоров на специализированном наборе DSP алгоритмов BDTImark2000. Результаты (для 185-МГц реализации Lexra 5280) таковы: BDTImark2000 MHz Number of Licensable MACs Moto MSC8101/SC140 3430 300 4 No TI TMS320C62xx 1920 300 2 No Infineon Carmel 1850 250 2 Yes Lucent DSP164xx 810 (for one 170 2 No of two on-chip cores) Lexra LX5280 790 185 2 Yes TI TMS320C54xx 500 160 1 No Hitachi SH3-DSP 460 187 1 Yes Moto DSP563xx 450 150 1 No ADI ADSP-219x 420 160 1 No ADI ADSP-21xx 230 75 1 No Moto DSP568xx 110 80 1 No (40 MIPS) Такой уровень производительности обеспечивает эффективное использование Lexra 5280 в чипах для Internet TV, VoIP и др. Сравнительный анализ показывает, что устройства делятся на 2 группы: LIW (Long Instruction Word) и не-LIW DSP. LIW DSP обычно обеспечивают производительность более 1,000 BDTImark2000, а не-LIW - менее 1,000. Приложения требующие более 1,000 BDTImark2000 почти всегда могут быть канализированы - то есть поделены между несколькими LX5280 для независимого исполнения. Маленькие размеры реализациии LX5280 позволяют лицензировать его в мультипроцессорном исполнении для масштабирования производительности. LX5280 это RISC-DSP, который расширил RISC-архитектуру MIPS добавлением специального аппаратного обеспечения Radiax для поддержки DSP. Radiax включает 16-битную арифметику с циклическими буферами, постмодифицированной адресной арифметикой, организацией циклов с нулевыми накладными расходами, и большим числом специальных DSP-инструкций. Lexra занимается разработкой 32-битных RISC, DSP и NPU процессоров для рынка втсроенных приложений. За последние 4 года Lexra выпустила 9 процессоров и лицензировала их 30 пользователям в 6 странах. Дополнительная информация : http://www.lexra.com http://www.BDTI.com =================================================================== 25 июня Zeidman Consulting партнерствует с Ikos Systems =================================================================== С помощью Molasses - программной разработки фирмы Zeidman Consulting - пользователи могут присоединить VStatio непосредственно к реально функционирующей сети и закачивать оттуда на эмулируемое устройство реальные данные (пакеты, циркулирующие в сети) вместо псевдослучайной генерации таких данных на очень низкой скорости. Цена Molasses - от $10,000. Дополнительная информация : http://www.ZeidmanConsulting.com http://www.ikos.com ------------------------------------------------------------------------ Contact: Zeidman Consulting, Cupertino Bob Zeidman Bob@ZeidmanConsulting.com =================================================================== 25 июня Improv аннонсирует Jazz 2 - новую версию конфигурируемого DSP-процессора =================================================================== Jazz 2 это новая 16-битная DSP-архитектура (Jazz - 32-битная) и полный набор инструментальных средств разработки. 16-битная архитектура потребляет меньше энергии и имеет меньшие размеры. Кроме того, она ориентирована на эффективное взаимодействие с MIPS шиной PI и ARM-шиной AMBA/AHB. Средства конфигурирования процессора Jazz 2 позволяют получить новый процессор меньше чем за час. Поставляются средства совместной разработки программного и аппаратного обеспечения. Jazz был ориентирован на высокопроизводительные приложения. Jazz 2 ориентирован на микропотребляющие приложения. Имеется 3 представителя семейства Jazz 2: Jazz 2010 (50K вентилей) - для управления моторами и аудио приложений. Jazz 2020 (125K вентилей) - для VoiP, потокового видео и шифрования, обепечивает до 400 миллионов операций сложение- умножение в секунду. Jazz 2040 (175K вентилей) - для обработки мультимедиа, обеспечивает до 800 миллионов операций сложение/ умножение в секунду. Процессоры можно использовать как по одному, так и в мультипроцессорных платформах друг с другом, с процессорами ARM и MIPS. Результат конфигурации - Verilog код. Дополнительная информация : http://www.improvsys.com =================================================================== 26 июня Toshiba выбрала Hard Hat Linux фирмы MontaVista для принтеров, set-top box-ов и устройств цифрового ТВ =================================================================== MontaVista портирует свою ОС Hard Hat Linux (HHL) на семейства TX 39 и TX 49 встроенных микропроцессоров фирмы Toshiba. Работу планируется завершить к сентябрю этого года. HHL 2.0 базируется на ядре Linux 2.4. TX39 и TX49 - RISC процессоры, с высокой производительностью и низким энергопотреблением, основанные на архитектуре MIPS32 и MIPS64 соответственно. TX39 особенно подходит для мобильных телефонов и PDA (Personal digital Assistant), STB (Set Top Boxes), лазерных принтеров, и приложений в автомобильной навигации. TX49 лучше подходит для лазерных принтеров, PPC (Plain Paper Copiers), цифрового ТВ, видеоигровых приставок, стетвой обработки и STB. Monta Vista основана в 1999 году уже портировала свою ОС на следующие платформы: x86/IA-32, PowerPC, StrongARM, MIPS, SH, ARM и др. Дополнительная информация : http://www.mvista.com =================================================================== 26 июня Intel аннонсировала беспроводную базу для домашней сети и сети малого офиса =================================================================== Intel Wireless Gateway объединяет в себе точку доступа, маршрутизатор и firewall, обеспечивая интернет соединение компьютеров и беспроводных устройств (до 32 штук) в соответствии со спецификацией IEEE 802.11b, обеспечивание дополнительно 128-битное шифрование. Предполагется поступление Intel Wireless Gateway в продажу в августе текущего года по цене $299. Дополнительная информация : http://www.intel.com/network http://www.intel.com/pressroom =================================================================== 28 июня THALES Communications выбрала ядро MIPS 4Km для своих микропротребляющих, высокопроизводительных устройств санкционирования доступа =================================================================== Bernard Candaele (THALES Communications): "Мы исследовали встроенные процессорные ядра ведущих производителей. MIPS 4km подошел лучше других. Обычно для выполнения интенсивных вычислений требуется сопроцессор, но MIPS 4km справляется сам. Понятно, что отсутствие сопроцессора уменьшает размеры, энергопотребление, цену. Другим критическим фактором, по которому мы выбрали MIPS является его конфигурируемость." John Hall (MIPS Technologies): "Это уже вторая французская компания, выбравшая MIPS (первой была Gemplus)". Дополнительная информация : http://www.thales-communications.com http://www.mips.com =================================================================== 28 июня Innoveda поддерживает разработку SOC-систем на базе Power PC 440 =================================================================== Инструментальная система V-CPU (Innoveda) для совместной разработки программного и аппаратного обеспечения пополнена пакетом поддержки процессора(PSP) IBM Power PC 440. BFM процессора разработана фирмой Endeavor. Цена PSP для Powеr PC 440 - $10,000. V-CPU это часть набора инструментов разработки от Innoveda, который включает в себя также Visual Elite, Regent, eArchitect и E-SIM. Endeavor Intertech, основанная в 1997 году, специализируется на разработке высокопроизводительных моделей RISC, DSP и VLIW процессоров, интерфейсах ко-симуляции и инструментов для совместной верификации программного и аппаратного обеспечения. Дополнительная информация : http://www.endeav.com http://www.innoveda.com =================================================================== 29 июня Siroyan выбрала Specman Elite (Verisity) для верификации новых поколений своих процессоров =================================================================== Paul Neil (Siroyan): "Используя Specman Elite мы создали среду верификации с самого начала за две недели. Этот процесс обычно занимал несколько месяцев. Особенно впечатляет возможность Specman Elite генерировать тесты и сценарии." Новые архитектуры требуют новых средств верификации. Siroyan разработала новую VLIW архитектуру Opus, которая комбинирует RISC и DSP элементы в одном ядре, делая его идеальным для таких приложений как мобильные устройства, цифровое ТВ и цифровое видеовещание. Siroyan называет свой подход SIP3: Scalable Integrated Processor Semiconductor Intellectual Property Siroyan Industry Partners Siroyan это великобританская компания, основанная в 1999 году. Дополнительная информация : http://www.siroyan.com http://www.verisity.com contact: David Close Siroyan Limited email: dclose@siroyan.com =================================================================== 30 июня Дискуссия о стандартных API на DAC =================================================================== Обсуждалась проблема обеспечения более тесной интеграции EDA инструментов на базе стандартизации программных интерфейсов. Это будут новые системы, в которых многие модели разделяют данные в оперативной памяти. Но откуда возьмутся такие модели? Пользователи согласились с необходимостью существования стандартов API, заявив также о необходимости открытых исходных текстов. Greg Dufour (Mentor Graphics) заявил, что это вопрос политический. http://newit.gsu.by